CPLD XC9500系列/XPLA3-如何使用全球时钟/输出使能网?

描述

一般描述:

如何强迫fitter使用全局时钟、全局输出启用或全局设置/重置资源?

(注意:对于要使用的全局缓冲器,缓冲区和目的地之间允许的唯一逻辑[CLK,OE,RESET)引脚是逆变器。)

解决方案

全球时钟:

如果时钟信号是在器件外部产生的,那么简单地将输入焊盘连接到BUFG,然后将BUFG的输出连接到寄存器的时钟输入端。

然后,该信号将自动路由到全局时钟引脚。如果你想把它映射到一个特定的GCLK引脚,使用PIN锁定来约束PIN。

有关PIN锁定的信息,请参见(赛灵思解答2719).

如果信号是内部生成的,请参见(赛灵思解答5572).

全局输出使能:

如果信号来自输入引脚,则简单地将输入与OE之间的BUFGT连接为三态线。

如果您希望使用特定的BUFGTS PIN,PIN将输入信号分配给所需的PIN。

有关PIN锁定的信息,请参见(赛灵思解答2719).

如果信号是内部生成的,请参见(赛灵思解答5572).

全局设置重置:

如果信号来自输入引脚,则简单地在输入和集合之间或寄存器的复位之间连接BUFGSR。

如果信号是内部生成的,请参见(赛灵思解答5572).

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-29 14:00:21 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它