XVHDL基础:如何指定快速转换率

描述

关键词:回转,快速,慢速,Metamor

版本:F6.,F1.3/F1.4

紧迫性:标准

一般描述:

输出转换速率可以以PAD为基础来设置。
XC3000、XC4000、XC5200和XC9500系列,以及
XC73144器件。默认的转换速率是“慢”。改变
转换速度为“FAST”,使用以下语法
XVHDL设计:

属性快速:布尔;
DUT属性快速:信号是真的;

**注意此解决方案适用于Meta Maxor XVHDL编译器。
只有。如果使用Express HDL编译器,则必须设置
通过Express约束GUI转换速率,如
(Xilinx解决方案1483).

解决方案

指定输出引脚的快速转换率的例子

库IEEE;
使用IEEE.STDYLogiCy1164.ALL;

实体FASTXOUT是
端口(CLK,DIN,复位:在STDYLogic中;
DOUT:输出STDYLogic);
属性快速:布尔;
DUT属性快速:信号是真的;
--将快速转换速率分配给DUT
结束紧固输出;

FASTIOUT的结构快速转换
开始
进程(CLK,复位)
开始
如果重置=“1”,那么
DUT & LT=“0”;
然后ELSIF(CLK'事件和CLK = '1))
DUT和DIN;
如果结束;
结束过程;
结束快速旋转;
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-29 13:55:37 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它