XC5200:BUFG -时钟引脚和非时钟引脚之间的不同偏斜。

描述


XC5200系列器件的BUFG驱动时钟信号

触发器。低歪斜保证,通常较少

超过1ns。



XC5200系列的BUFG也能驱动非

时钟信号,如CE或LUT(查找表)输入。这个

在同一列中的CLB之间的偏移仍然很低。

然而,在不同列中放置的CLB之间的倾斜。

如果扇出和/或加载类型可以增加

与此全局信号相关的垂直延绳线是不同的。

从一列到另一列。



例如:



BUFG驱动一个信号“全局”。信号“全局”是连接-

CbBrR1C1、CbBrR2C1、CbBrR3C1和CbBrR1C2的ED到CE;

还对CbBrR4C1、CbBrR5C1和CbBrR6C1的LC0.F2进行了研究。



列1和CLBS中CLB之间的“全局”偏移

色谱柱2可以大于1ns。

解决方案


在每个垂直长线上具有相同的扇出/负载,可以

减少时钟歪斜。
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-29 13:52:10 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它