在导师(XACT 5.2。X)中使用XC9500系列设计

描述

有没有办法用XACT设计和模拟导师的XC9500设计?
5.2?x?

解决方案

此应用程序简要说明如何使用MeNoR软件工具进行设计。
采用XC9500 CPLDS。

系统设置
--------------
需要以下软件:

XACT-CPLD(DS560)XC9500核心工具
导师接口(DS34)包括XC7000库

您还需要从Xilinx FTP站点获得以下补丁:

MX9K.TAR.Z导师界面XX9500的补丁

您可以从以下内容获得该修补程序:

http://www. xLimx.com /txPuths/Pub/sWelp/Meunt/Me9k.Tur.z

XC9500软件补丁应该安装在一个单独的目录中
任何其他Xilinx生产软件。用XC9500器件设计时,
该目录应该出现在PATH语句和XACT环境中
变量在任何其他Xilinx软件之前。例如,如果您安装了
XC9500补丁in /Tooals/XACT9000,您需要设置:

设置路径=(/Toes/XACT900/BIN/SPARC $路径)
StEnV XAct/Toes/XACT9500:$XACT

如果您在HP700上,路径设置将是:

设置路径=(/Toes/XACT900/BIN/HPPA$路径)

请记住从路径和XACT中删除XACT9000目录
变量设计时使用XC7000 CPLDS或Xilinx FPGA。

设计流程
------------
设计流程依赖于XC7000库来进行设计捕获。
模拟。它使用XePLD和XEPLDsim命令的修改版本。
在这两种技术之间进行接口。

实现XC9500设备的设计:

1。使用XC7000库编写导师示意图
Xilinx导师接口(DS34),或从EDDM模型中合成
使用Mutor提供的XC7K库。(信息)
在获得自库时,请参见解决方案608,“如何获得
“Xilinx自学库的最新版本”。
算术符号(例如加法器和累加器),比较器,如
COMP4和COMP8、输入锁存器和BUFCE输入寄存器时钟
启用,因为这些符号使用XC7000特定资源。(自学的
不使用任何这些。

2。保存示意图,但不要使用MEN2XNF8或XEMAKE来处理
设计。

三。在UNIX命令窗口中,在下面执行以下注释
项目目录:

XEPLD &设计;

设计& gt是顶级示意图或EDDM组件的名称。
XePLD命令读取EDDM文件的导师示意图,将其转换为
到XNF网表并实现设计。

获取此程序中所有可用命令行选项的列表,
类型:

XEPLD -帮助

您也可以查看XEPLD示意性设计指南,附录D,
“设计实现与仿真”。

XC9500实现软件产生以下输出文件:

设计和gt;RPT钳工报告(包括引脚)
提姆静态时序报告设计
设计与gt;PRG MCS-8(英特尔HEX)编程文件
设计与G.T.XNF时序仿真网表

4。对完成的设计进行时序仿真,首先执行
在项目目录中进行以下操作:

XEPLDSIM——导师&设计;

这将读取& lt;设计& gt;.tim.xnf文件,并将其转换为新的导师。
组件命名& lt;设计& gt;模拟这个模型:

快速设计与设计

XePLDSIM选项的完整描述包含在XEPLD中。
示意性设计指南,附录D,“设计实施和
模拟。”

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-28 22:14:25 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它