0

FPGA实现12路SPI数据采集+以太网TCP/IP数据传输问题

最近在做一个小项目,属于振动传感器数据动态采集与存储的。大致的内容是这样的:FPGA通过12路SPI并行接收来自12路传感器上传的动态数据,存在SDRAM规划好的数据塔内,然后定期通过TCP/IP上传给中断。也就是说FPGA只是实现数据的中转。那么问题是,FPGA实现UDP很容易,但是UDP对于动态数据上传来说无法保证稳定性与准确性,所以决定使用TCP/IP来传输。但FPGA实现TCP/IP难度很大。了解到altera的nios 2 可以很容易实现TCP/IP,就是不知道可行性怎么样。每一个传感器节点上传的数据很大,12路就是每秒2MB的数据量,那么使用FPGA的12路SPI并行采集,存在SDRAM里,然后使用NIOS2进行数据取出并通过TCP/IP发送是否可以实现呢?速率上是否可以满足?

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除
燕园技术宅 头像
想向站长提问,微信扫码立刻加入! shawn的FPGA圈.png
0

你可能需要自己实现一个nios的dma外设,没用过nios,不建议用,这个东西要看原厂对你的支持力度,要不然遇到坑很麻烦

编辑 标为违禁 删除 链接 更多选项...
52fpga 头像
0

nios学习学习一下还可以,不过现在这么多硬核SOC,玩软核就没啥意思了,何况nois你真要用来做产品,小公司你就试都没别试,说多坑有多坑。

编辑 标为违禁 删除 链接 更多选项...
shawn 头像
登录/注册后进行回答

提问工具

1 follower

统计

已提问: 2019-09-07 09:28:40 +0800

已查看: 49 次

最后更新: Sep 16 '19