什么是终端电阻和莱迪思SERDES内部耦合的正确使用?

电流模式逻辑(CML)缓冲器用作SERDES / PCS的公共接口。

提供内部输入和输出终端,以简化板级接口,并在CML接收器内提供交流耦合电容。

这些允许接收器输入端接(50,75,2K-Ohm)和发送器输出端接(50,75,5k-Ohm)偏置在不同的电平。

  • 这些终端可以通过IPexpress的GUI更新,也可以通过更改源代码中CHx_RTERM_TX,CHx_RTERM_RX和PLL_TERM的属性来更新。
  • 在大多数应用中,除了使用外部交流耦合电容外,应使用交流耦合而不是直流耦合。
  • TX PLL终端电阻的使用与是否使用50欧姆终端电阻有关。
  • 终端电阻及其用法详述如下。

RX I / O终止

  • 50:所有非SMPTE协议都使用50欧姆终端电阻。
  • 60:提供灵活性。
  • 75:SMTPE使用75欧姆终端电阻。

HIGH:例如PCIE RX检测。

  • 用户未设置此终止。
  • TX I / O终止
50:所有非SMTPE协议都使用50欧姆终端电阻。 。75:SMTPE使用75欧姆终端电阻。 。5K:如PCIE电动空闲和RX检测。。用户未为RX检测设置此终止值。 。TX PLL终端 。50:如果PCB上没有50欧姆的终端电阻。 。2K:如果PCB上有50欧姆的终端电阻。
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-27 11:31:44 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它