我能把一个外部低电压差分信号2.5V(LVDS25)时钟输出连接到一个1.5V VCCIO银行的一个LATECIECP3的DDR3银行吗?

是的,你可以驱动一个外部低压差分信号(LVDS)时钟发生器到一对输入LATECIECP3 1.5V VCCIO银行。虽然LaTiCeCeP3 LVDS25的特点是2.5V和3.3V,但您可以安全地使用外部LVDS25驱动器来驱动LATECIECP3 1.5V输入焊盘。LtECeCp3的左、右边缘的输入有一个PCI箝位电路,在VCCIO+0.3V上箝位输入电压,这允许使用LVDS输入高达1.8V,共模电压高达1.75伏。这为标准LVDS驱动器提供了足够的DC信令裕度。在软件中实现没有问题,因为LVDS25IO类型是1.5V VCCIO银行的兼容类型。SSTL15D也可用于获得外部LVDS25输入。
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-27 11:26:48 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它