当锁相环相移很大时,如何获得合理的I/O时序报告?

当改变PLL相位以改善TCO时,你可以将PLL相位延迟编程超过180度,例如315度。它的等效效果是提前45度,如果一个时钟周期的延迟是可以接受的。但是格子软件总是把它看成是315度的延迟。因此,跟踪定时工具将增加时钟周期延迟的7/8秒。
为了获得预期的定时结果,可以使用PLLY-PAHSEYBACK关键字来引导跟踪定时工具从时钟插入延迟中减去时钟周期的1/第八,即提前时钟周期的1/第八。
例如,当添加PLLYPAHSESEBACK关键字时,CcLogyToSoOut-Excel可以类似于“CcLogyToOxOutAlpPARS 10 NS CLKPOUNT”CLK“PLLYM PHIXEFEACK”。需要注意的是,真正的TCO比这个关键字的跟踪报告要晚一个时钟周期。在使用此方法时,必须处理输出的一个周期延迟。
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-27 11:17:53 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它