在使用硬化SPI内核的MachXO2设计中,哪个引脚应该用于EFB SPI时钟?

MachXO2有2个硬化SPI内核连接到内部FPGA配置逻辑。

通过在HDL代码中实例化嵌入式功能块(EFB)元素,可以通过内部总线接口(wishbone)访问这些内核。

SPI内核在EFB内部具有硬化架构,并且需要将特定外部配置引脚连接到SPI内核。硬化SPI IP内核的spi_clk引脚连接到CCLK / MCLK引脚,这是SPI编程端口的专用配置时钟端口。 有关SPI端口的更多信息可以在

在MachXO2器件中使用用户闪存和强化控制功能 - TN1205 。,在“强化SPI IP核”部分。
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-27 10:56:47 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它