10.1 CORE Generator - CORE Generator 10.1的已知问题

问题描述

解决/修复方法

当前已知问题 (Xilinx答复19597) - 不会为许多较大的IP内核自动创建Schematic符号文件(Xilinx答复20478) - 在PC上创建的CORE Generator项目在Linux和Solaris系统上运行不正常(Xilinx答复20780) ) - CORE Generator - “错误:coreutil:195 - 无法创建Java虚拟机” (Xilinx答复21101) - 内存编辑器总是设置COE中的Memory_initialization_radix设置为2 (Xilinx答案21236) - 某些IP后不显示生成状态重新定制(Xilinx答复21955) - 运行Java时发生错误。这可能是由于内存限制(Xilinx答复22549) - 在Linux 32上通过Project Navigator运行管理核心时,当Java内存设置为2048或更高时(Xilinx答案22583) - 双端口块内存v6,无法自定义IP内核。 3 - 如果深度大于511,则“显示系数”不显示COE文件的内容(Xilinx答复22601) - 在CORE Generator控制台窗口中显示碎片或不完整的错误消息(Xilinx答复23688) - 核心自定义GUI当项目目录在“$ Xilinx”时(Xilinx答复24113) ,Linux上没有打开 - 线性反馈移位寄存器GUI打开为一个带有一些窗口分辨率的空白窗口(Xilinx答案24389) - 标签的IP视图轮廓(查看方式在Windows XP64上看不到函数/名称/生成的) (Xilinx答复25237) - 通过X服务器连接以批处理模式运行CORE Generator需要DISPLAY变量(Xilinx答复25370) - 如果启动CORE Generator,则生成失败在Linux OS上的项目目录相关目录(Xilinx答复29260) - 生成LogiCORE Aurora Core v2.7时出现“错误:coreutil - 可移植性:74” (Xilinx答复30527) - 资源利用率不适用于多网表IP核(Xilinx答复 30535) - 加载COE文件时,FIR编译器v3.2图形上的文本消失(Xilinx答复30542) - 未找到许可证时为Reed / Solomon解码器创建的VHO文件不正确ISE 10.1 SP1中修复了问题 (Xilinx答复30196) ) - 无效的速度等级导致错误:“错误:sim - NgdBuild:15 - 缺少”-p“选项,没有可用的目标架构!” (Xilinx答复30515) - 项目目录中的空白区域导致错误:“错误:coreutil - 无法为特定IP内核生成输出产品” (Xilinx答复30528) - 在Windows NT64,Vista64上无法正确显示CIC和FIR滤波器图形( Xilinx答复30613) - 无法通过Linux Samba安装程序生成串行RapidIO内核(Xilinx答复30856) - 如果选择EDIF作为网表输出类型,则不会创建ChipScope内核
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-18 20:38:16 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它