嵌入式三态以太网MAC包装器(Virtex-4)v4.7 - ISE 11.1的发行说明和已知问题

问题描述

本答复记录包含ISE 11.1中发布的LogiCORE嵌入式三态以太网MAC Wrapper v4.7的发行说明,其中包括以下内容:

- 新功能

- Bug修复

- 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“IP版本说明指南”:

http://www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

新功能

- ISE 11.1软件支持

已解决的问题

- 为了更好地关闭时序,RGMII和GMII RX接口的时钟管理已更改为使用DCM

- (Xilinx答复32186) 16位1000BASE-X Verilog RX FIFO可能会错误地溢出。

已知的问题

(Xilinx答复31860) Virtex-4,Virtex-5嵌入式三态以太网MAC - 从10/100 Mbps切换到1G GMII操作的问题

(Xilinx答复30574)嵌入式三态以太网MAC包装器(Virtex-4) - 环回可能在1000BASE-X或SGMII模式下失败

(Xilinx答复32544)嵌入式三态以太网MAC包装器(Virtex-4)v4.7 - 由于IOBank规则,MII接口的实现可能在MAP中失败

(Xilinx答复33045)嵌入式三态以太网MAC包装器(Virtex-4)v4.7 - 使用SGMII时,在实现中可以看到设计失败

(Xilinx答复33456)嵌入式三态以太网MAC - 对于某些传输帧,帧校验序列(FCS)的最后一个字节是重复的

(Xilinx答复33386) 11.3 CORE Generator软件 - 某些免费核心的许可证现在是软件安装的一部分

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-18 20:07:33 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它