具有125 MHZ参考时钟的1GbE模式下LatticeSC / M flexiPCS的FPGA接口时钟频率是多少?

对于1GBE模式,数据速率为1.25 Gbps。

对于125MHZ的参考时钟,参考时钟倍频器(数据速率/参考时钟频率)为X10。

  • ref_pclk和ref [3:0] _sclk的值取决于FPGA接口数据总线宽度(TX和RX数据宽度)是8位还是16位。
  • 在8位,ref_pclk和ref [3:0] _sclk将是(数据速率/ 10)= 125MHZ

在16位时,ref_pclk和ref [3:0] _sclk将是(数据速率/ 20)= 62.5MHZ

  • 在IPexpress中,IPexpress for flexiPCS的Setup选项卡允许您在生成块之前为1GBE选择上述设置:
  • 串行比特时钟速率(1GBE设置为1.25)
  • 参考时钟倍频器(X10代表125MHZ参考时钟)
  • FPGA接口数据总线宽度(设置为8或16宽数据)

FPGA接口时钟速率(ref_pclk / ref_ [0:3] _sclk)对于8位模式为125MHZ,对于16位模式为62.5MHZ 请参考 LatticeSC / M flexiPCS / SERDES设计指南 - TN1145

有关LatticeSC / M flexiPCS的IPexpress中“设置”选项卡的更多信息。
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-27 10:20:17 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它