何时在DDR3 SDRAM高性能控制器中支持跳过校准模式?

跳过校准模式仅支持CAS延迟(CL)= 6,CAS写延迟(CWL)= 5,频率高达400MHz,CL = 7,CWL = 6,频率介于401MHz和533MHz之间。跳过校准模式不支持其他CL和CWL频率组合。在频率低于400MHz的情况下,有必要在Megawizard中生成快速校准模式或完全校准模式模型。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-06 16:54:21 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它