内部错误:子系统:VRFX,文件:/ quartus / synth / vrfx / verific / vhdl / vhdlvalue_elab.cpp,行:6821

由于Quartus®II软件存在问题,如果VHDL代码推断出双时钟混合宽度双端口存储器,并且在较窄端口的处理之前放置了较宽端口的过程,则可能会看到此内部错误。

例如:

portA_p : PROCESS (clk)

解决/修复方法

若要解决此问题,请反转进程的顺序,以便首先显示更宽端口的进程。

这个问题计划在Quartus II软件的未来版本中修复。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-06 16:54:13 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它