RapidIO II MegaCore功能用户指南不解释sys_clk和收发器参考时钟约束

两个RapidIO II IP内核输入时钟sys_clktx_pll_refclk必须来自公共时钟源。如果您的设计没有强制执行此约束,则IP内核可能会遇到FIFO下溢或溢出。但是,RapidIO II MegaCore功能用户指南未记录此约束。

解决/修复方法

要避免此问题,请确保您的Avalon系统时钟, sys_clk和TX PLL参考时钟tx_pll_refclk来自公共时钟源。

RapidIO II MegaCore功能用户指南版本14.0中已修复此问题。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-06 16:52:09 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它