为什么分配给Arria 10器件中同一存储区的TX和RX Soft-CDR LVDS SERDES的设计无法适应?

由于Quartus®II软件存在缺陷,采用TX模式配置的Altera®LVDSSERDES IP内核和采用Arria®中相同IO bank分配的RX Soft-CDR模式下的Altera LVDS SERDES IP内核设计10器件将在装配阶段失效。这是因为Quartus II软件无法正确合并两个IP内核中的PLL实例,因此不同的Altera LVDS SERDES IP内核将需要不同的PLL。每个I / O bank只有一个I / O PLL。

此问题仅影响RX Soft-CDR配置。 RX非DPA或RX DPA-FIFO配置不受影响。

请注意,三速以太网IP内核使用在RX Soft-CDR模式下配置的Altera LVDS SERDES IP。

解决/修复方法

Quartus II软件的14.0版Arria 10 Edition提供了一个补丁。

计划在Quartus II软件的未来版本中修复此问题。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-06 16:48:44 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它