针对Arria V或Stratix V器件的CPRI MegaCore功能变化需要额外的约束

针对Arria V或Stratix V器件的CPRI MegaCore功能变化需要额外的项目设置才能实现时序收敛。

所需的约束可防止与受影响的变化中的全局复位信号相关的时序违规。请注意,配置为以高于3072 Mbps的CPRI线路速率运行的Arria V变体受到Arria V GX器件中线速率超过3072 Mbps的错误CPRI MegaCore功能失效时序的影响。

解决/修复方法

要避免此问题,请将以下约束添加到Quartus II项目的Quartus设置文件( .qsf )中:

set_instance_assignment -name GLOBAL_SIGNAL OFF -to *local_reset

set_instance_assignment -name GLOBAL_SIGNAL OFF -to *rx_digitalreset_serdes_txclk_sync2

set_instance_assignment -name GLOBAL_SIGNAL OFF -to *rx_digitalreset_serdes_rxclk_sync2

set_instance_assignment -name GLOBAL_SIGNAL OFF -to "*cpri_sink:ilane_inst[*].cpri_sink_inst|comb~0"

set_instance_assignment -name GLOBAL_SIGNAL OFF -to "*cpri_src:ilane_inst[*].cpri_src_inst|comb~0"

此问题将在CPRI MegaCore功能的未来版本中修复。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-04 18:48:40 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它