为什么DDR SDRAM Altmemphy或DDR SDRAM高性能控制器不支持CAS延迟为2或2.5?

DDR SDRAM不支持CAS延迟小于3的原因Altmemphy和DDR SDRAM高性能控制器是由于后同步逻辑路径具有从地址输出到dqs使能时间的最小启用延迟。上的Stratix®II,III的Stratix,的Stratix IV与阿里亚®GX和Arria II GX器件沿着该等待时间太长,因此需要大于2或2.5的CAS等待时间可靠地工作。没有修复/解决方法来实现2或2.5的CAS延迟。

即使对于较低的速度,您也必须将CAS延迟设置为3。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-04 14:30:15 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它