为什么我的HPS设计失败分析和综合但报告零错误?
解决/修复方法
要解决此问题,请确保HPS I / O直接连接到FPGA引脚。
Quartus II软件的未来版本将为此错误连接提供错误消息。
添加评论
首次访问?先看看 站点介绍吧
要解决此问题,请确保HPS I / O直接连接到FPGA引脚。
Quartus II软件的未来版本将为此错误连接提供错误消息。
已提问: 2018-08-04 14:26:35 +0800
已查看: 9 次
最后更新: Aug 04 '18
如何在热复位期间为HPS SDRAM保留启用Preloader支持?
为什么HPS SDRAM无法在我的单核SOC FPGA上进行校准?
为什么我不能使用ARMCC从SoC EDS版本14.1编译Minimal预加载器?
为什么通过FPGA逻辑将HPS外设时钟连接到外部引脚会导致Quartusfitter错误?
如何确认使用Arria V或Cyclone V Altera开发套件的设计中的硬件故障是否由任何已知器件问题引起?
在SoC器件上,HPS端NAND闪存控制器支持的最大器件尺寸是多少?
内部错误:子系统:ASMCC,文件:/ quartus / comp / asmcc / asmcc_bitfield.cpp,行:989汇编程序位域错误:发现CRAM的冲突分配