警告:无法生成用于电路板分析的IBIS输出文件

Quartus®II软件使用EDA网表写入器来生成你的设计的IBIS文件时,您可能会收到这样的警告。当您启用选项以相互耦合打印每个引脚RLC封装模型时,需要将所有I / O引脚分配给特定的VCCIO电压。您对I / O引脚的分配会将它们与VCCIO电压相关联,但配置引脚也需要设置电压。

要允许EDA Netlist Writer为您的设计创建IBIS文件,请按照下列步骤操作:

  1. 在“任务”菜单中,选择“器件”。
  2. 在“器件”菜单中,选择“器件和引脚选项”。
  3. 转到“配置”选项卡。
  4. 在“配置器件I / O电压”下拉列表中,选择与您的配置方案兼容的电压。默认情况下,该选项设置为“自动”,这样可以防止EDA Netlist Writer在启用“具有相互耦合的每个引脚RLC包模型打印”时为您的项目生成IBIS模型。

为了使此更改得到EDA Netlist Writer的识别,您需要对项目运行I / O分析。您可以通过从Processing菜单中选择“Start-> Start I / O Assignment Analysis”来重新编译整个设计。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-04 14:20:10 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它