具有UniPHY的仿真错误QDR II和QDR II + SRAM控制器

模块定义和实例化之间的不一致可能会导致某些仿真器产生错误消息。

解决/修复方法

此问题的解决方法是手动编辑oct_control.vclock_pair_generator_config.v文件,并从每个文件中删除特定的端口名称,如下所述。

要从clock_pair_generator_config.v中删除的端口名称

文件:

<variation_name> / RTL / <variation_name> _clock_pair_generator_config.v

模块:

arriaii_pseudo_diff_out

例如:

pseudo_diffa_0

要删除的端口名称:

.dtc�.dtcbar�.oebout�.oeout�.dtcin�.oein

要从oct_control.v中删除的端口名称

文件:

<variation_name> / RTL / <variation_name> _oct_control.v

模块:

arriaii_termination_logic

例如:

sd2a_0

要删除的端口名称:

.scanout�.s2pload�.scanclk�.scanenable�.scanin�.serdata

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-03 22:22:07 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它