当sink_val信号不是经常被驱动为高电平时,为什么Viterbi IP内核输出不正确的数据?

由于英特尔®Quartus®Prime软件版本16.0和16.1存在问题,如果维特比IP内核的sink_val信号未被持续驱动为高电平,则可能会遇到上述问题。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-08-02 13:44:12 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它