Spartan-6 FPGA设计助手 - 在Spartan-6 FPGA中设计可配置逻辑结构

描述

本答复记录提供了有关FPGA架构配置和设置应了解的指导和信息。

注意:本答复记录是XilinxSpartan-6 FPGA解决方案中心(Xilinx答复44744)的一部分.XilinxSpartan-6 FPGASolution中心可用于解决与Spartan-6器件相关的所有问题。您是否正在使用Spartan-6 FPGA开始新设计或解决问题,使用Spartan-6 FPGA解决方案中心指导您获取正确的信息。

在编写Spartan-6 FPGA设计时,您应遵循语言模板中显示的编码指南,并遵循HDL编码实践中讨论的编码实践建议, 以加速设计性能白皮书 (WP231):
http://www.xilinx.com/support/documentation/white_papers/wp231.pdf

遵循本白皮书中提到的建议,以便软件工具最佳地利用FPGA架构。您还可以参考以下答案记录,以获取有助于优化性能并减少设计中使用的逻辑数量的编码方法的更多信息:

(Xilinx答复46752) - 在结构中使用分布式内存
(Xilinx答复46738) - 在结构中设置逻辑控制
(Xilinx答复46765) - 使用SRL来节省资源
(Xilinx答复46766) - 使用第三方综合工具的优化功能

此外, Spartan-6 FPGA可配置逻辑块用户指南 (UG384)更详细地描述了原语和块,以便您更好地了解Spartan-6 FPGA架构如何在设计中为您工作:
http://www.xilinx.com/support/documentation/user_guides/ug384.pdf
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-31 15:06:32 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它