Spartan-6 FPGA设计助手 - 在结构中使用分布式存储器

描述

此答复记录的内容提供了有关如何使用分布式存储器来改善设计时序或减少Block RAM利用率的信息。

注意:本答复记录是XilinxSpartan-6 FPGA解决方案中心(Xilinx答复44744)的一部分.XilinxSpartan-6 FPGASolution中心可用于解决与Spartan-6器件相关的所有问题。您是否正在使用Spartan-6 FPGA开始新设计或解决问题,使用Spartan-6 FPGA解决方案中心指导您获取正确的信息。

分布式存储器是使用结构中的切片逻辑实现的存储器元件。在可用块RAM块完全用完的项目中,分布式存储器可用于为实现RAM和ROM提供额外资源。

此外,在时序对您的设计至关重要的情况下,分布式存储器可用于帮助更容易地满足设计中的时序要求。分布式存储器在片逻辑中实现,因此它具有在时序至关重要的区域中靠近逻辑放置的附加能力。

LogiCORE分布式内存生成器IP内核可用于在您的设计中实现基于分布式内存的内存元件。有关此内核的更多信息,请参阅LogiCORE IP分布式内存生成器v5.1数据表 (DS322):
http://www.xilinx.com/support/documentation/ip_documentation/dist_mem_gen_ds322.pdf
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-31 15:05:54 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它