7系列FPGA设计助手 - 设计在硬件方面表现不同

描述

以下答案记录提供了一些建议,可以帮助解决设计在硬件中表现不尽如人意的问题。

注意:本答复记录是Xilinx 7系列FPGA解决方案中心(Xilinx答复46370)的一部分 。 Xilinx 7系列FPGA解决方案中心可用于解决与7系列器件相关的所有问题。无论您是使用7系列FPGA开始新设计还是解决问题,都可以使用7系列FPGA解决方案中心来指导您获取正确的信息。

下面是一些建议,可以帮助调试设计在硬件中的行为与预期不同的问题

  • 首先,对您的设计进行行为仿真,并验证行为仿真中的功能。如果行为仿真不能正常工作,则设计中存在逻辑问题
  • 运行PAR后时序仿真设计。如果设计在时序仿真中不起作用,则可能无法正确约束部分设计。有关时序的更多信息,请参考Xilinx时序解决方案中心(Xilinx答复40832)
  • 将ChipScope放入您的设计中,并使用它来探测设计的某些部分,以帮助缩小设计中发生故障的位置。有关ChipScope工具的更多信息,请访问ChipScope产品页面( http://www.xilinx.com/tools/cspro.htm

如果仍然无法解决任何与实现相关的结构问题,请通过Xilinx技术支持( http://www.xilinx.com/support/clearexpress/websupport.htm )打开案例

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-31 15:05:29 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它