14.x ChipScope Pro和2012.x Vivado调试 - 14.x ChipScope Pro和2012.x Vivado调试工具的已知问题

描述

xilinx.com上的ISE Design Suite 14.x发行说明和许可指南包含安装说明,系统要求以及与ChipScope Pro工具相关的其他一般信息。此已知问题答复记录是发行说明文档的补充,其中包含有关ChipScope Pro工具中已知问题的信息的链接,并提供有关何时解决这些问题的详细信息。

14.4 / 2012.4已解决的问题
(Xilinx答复52782) - 选择“清除以前的项目设置”重新编程时,ChipScope IBERT崩溃。
(Xilinx答复52142) - Vivado 14.3 - 当实现/综合运行重置选择时由用户设置的BSCAN通道。
(Xilinx答复53199) - 14.3 IBERT - RX Margin分析在测试多个线路速率时使用不正确的扫描范围
(Xilinx答复53202) -14.2 IBERT - 无法在某些通道上执行RX Margin分析
(Xilinx答复53212) -ChipScope AXI监视器 - AXI流TDATA宽度必须为32
(Xilinx答复53238) -14.2 Chipscope - 在多台机器上运行时,ChipScope中的配置失败

14.4 / 2012.4已知问题
(Xilinx答复52364) - ChipScope / iMPACT - 使用BitG​​en 14.2中生成的比特流配置Virtex-7 XC7VH580T器件会导致工具崩溃。
(Xilinx答复53140) - ChipScopeIBERT报告不同的参考时钟选择,具体取决于线路速率条目是否包含小数。
(Xilinx答复 53166 -ChipScope IBERT GTH V7默认不启用DFE
(Xilinx答复52181) - MIG 7系列 - 在Vivado工具中使用ChipScope内核时会产生严重警告
(Xilinx答复52233) - MIG 7系列 - 启用调试信号时,Vivado工具在GUI模式下失败
(Xilinx答复47680) - ChipScope Pro ILA - TRIG_OUT可以在“单个”触发运行模式下提供多个脉冲。

14.3 / 2012.3已解决的问题
(Xilinx答复50728) - 2012.2 Vivado调试 - 使用ILA 2.0内核重新打开实现设计时发出警告
(Xilinx答复50724) - ChipScope Pro - 在ChipScope分析仪中使用部分比特流进行配置时发生错误
(Xilinx答复50725) - ChipScope Pro Analyzer - 我在Vivado工具中插入了ILA 2.0内核,但ChipScope分析仪将其识别为不支持的内核
(Xilinx答复51642) - ChipScope IBERT Artix - 14.2显示不同于指定的线速率
(Xilinx答复51374) - ChipScope IBERT,Kintex-7 - 为什么我无法在IBERT中为Kintex-7器件设置0.5 Gb / s线速?
(Xilinx答复50646) - ChipScope IBERT,GTX IBERT - 在针对生产芯片时使用适当的GTX设置
(Xilinx答复50658) - ChipScope IBERT,7系列GTP IBERT - 在IBERT中发出QUAD复位可能导致其他收发器丢失链路状态
(Xilinx答复50628) - 7系列GTX IBERT - 从Tcl文件中获取数据以创建防御等级器件项目时发生错误

14.3 / 2012.3已知问题
(Xilinx答复52364) - ChipScope / iMPACT - 使用BitG​​en 14.2中生成的bistream配置Virtex-7 XC7VH580T会导致工具崩溃
(Xilinx答复52139) - ChipScope IBERT,14.3 - 我应该在初始ES GTH中使用什么版本的IBERT?
(Xilinx答复52141) - ChipScope IBERT,14.3 - 我应该使用哪种版本的IBERT与通用ES GTH?
(Xilinx答复52142) - Vivado 14.3 - 当实现/综合运行重置选择时由用户设置的BSCAN通道
(Xilinx答复52181) - MIG 7系列 - 在Vivado工具中使用ChipScope内核时会产生严重警告
(Xilinx答复52233) - MIG 7系列 - 启用调试信号时,Vivado工具在GUI模式下失败

14.2 / 2012.2已解决的问题
(Xilinx答复46426) - ChipScope Pro - 在PlanAhead工具中插入ChipScope内核生成未连接的端口
(Xilinx答复47094) - ChipScope - “错误:HDLC编译器:1318 - 为7系列XQ生成ILA
(Xilinx答复47677) - 当使用大于256的触发宽度和大于32K的深度时,ChipScope内核可能会失败时序
(Xilinx答复47679) - ChipScope Pro ILA - ILA示例设计不会通过XC7Z045器件的实现
(Xilinx答复47682) - ChipScope分析器 - 在Analyzer中编辑XADC寄存器时,寄存器0x53缺少描述
(Xilinx答复46859) - ISE Design Suite14.1中的7系列GTH IBERT内核仅支持690T器件
(Xilinx答复46768) - Spartan-6 GTP IBERT - 当以2.5 Gb / s运行时,线路速率显示不正确的速率
(Xilinx答复47390) - ChipScope IBERT - 7系列GTH IBERT核心比特流使用通用比特流名称
(Xilinx答复47681) - ChipScope IBERT - 针对SP623,ML623和所有72X板的SuperClock-2 BCS描述尚不清楚
(Xilinx答复45648) - Virtex-7,Kintex-7 - 在GTX中使用KC705或VC707“板配置设置”IBERT使用不正确的I / O标准用于系统时钟

14.2 / 2012.2已知问题
(Xilinx答复47680) - ChipScope Pro ILA - TRIG_OUT可以在“单个”触发运行模式下提供多个脉冲。
(Xilinx答复43903) - 由于“java.lang.OutOfMemoryError”错误,ChipScope - 核心插入器在转到ILA参数页面后冻结
(Xilinx答复42856) - ChipScope Pro Analyzer - “清理以前的项目设置”适用于JTAG链中的所有器件
(Xilinx答复44190) - ChipScope Pro - ATC2核心 - 关键警告:无法解析非原始黑盒子单元'OPAD'
(Xilinx答复45218) - ChipScope Analyzer - 当CDC和位文件位于包含空格的目录中时,网络名称未正确导入
(Xilinx答复50583) -2012.2 / 14.2 - ChipScope Pro - 7系列GTX IBERT,1.X ILA,ICON,VIO内核支持Zynq-7000器件
(Xilinx答复50725) -14.2:ChipScope Pro分析仪 - 我在Vivado中插入了ILA 2.0内核,但ChipScope Analyzer将其识别为不支持的内核
(Xilinx答复50728) -2012.2 Vivado调试 - 使用ILA 2.0内核重新打开实现设计时发出警告
(Xilinx答复47095) - ChipScope Pro Analyzer 13.3 / 13.4 - Kintex-7 CSE内部错误部分重配置
(Xilinx答复44664) - 针对Virtex-5 LX20T器件时,Virtex-5 GTP - 1 Gb / s线速不起作用
(Xilinx答复44624) - Virtex-5,GTP / GTX IBERT CORE Generator - PREEMPHASIS的IBERT扫描测试不起作用
(Xilinx答复45381) - ChipScope GTX IBERT,Virtex-5 FXT / TXT - 对DFETAP值执行扫描测试无法正常工作
(Xilinx答复50628) -2012.2 Vivado - 7系列GTX IBERT - 从tcl文件中获取以创建防御等级器件的项目时,会发生错误
(Xilinx答复50646)-14.2,7系列GTX IBERT - 在针对生产芯片时使用正确的GTX设置
(Xilinx答复50658)-14.2,7系列GTP IBERT - 在IBERT中发出QUAD复位可能导致其他收发器丢失链路状态

14.1已知问题
(Xilinx答复46426) - ChipScope Pro - 在PlanAhead工具中插入ChipScope内核生成未连接的端口
(Xilinx答复47094) - ChipScope - “错误:HDLC编译器:1318 - 为7系列XQ生成ILA
(Xilinx答复47095) - ChipScope Pro Analyzer 13.3 / 13.4 - Kintex-7 CSE内部错误部分重配置
(Xilinx答复47677) - 当使用大于256的触发宽度和大于32K的深度时,ChipScope内核可能会失败时序
(Xilinx答复47679) - ChipScope Pro ILA - ILA示例设计不会通过XC7Z045器件的实现
(Xilinx答复47680) - ChipScope Pro ILA - TRIG_OUT可以在“单个”触发运行模式下提供多个脉冲。
(Xilinx答复47682) - ChipScope分析器 - 在Analyzer中编辑XADC寄存器时,寄存器0x53缺少描述
(Xilinx答复43903) - 由于“java.lang.OutOfMemoryError”错误,ChipScope - 核心插入器在转到ILA参数页面后冻结
(Xilinx答复42856) - ChipScope Pro Analyzer - “清理以前的项目设置”适用于JTAG链中的所有器件
(Xilinx答复44190) - ChipScope Pro - ATC2核心 - 关键警告:无法解析非原始黑盒子单元'OPAD'
(Xilinx答复45218) - ChipScope Analyzer - 当CDC和位文件位于包含空格的目录中时,网络名称未正确导入
(Xilinx答复46859) - ISE Design Suite14.1中的7系列GTH IBERT内核仅支持690T器件
(Xilinx答复46768) - Spartan-6 GTP IBERT - 当以2.5 Gb / s运行时,线路速率显示不正确的速率
(Xilinx答复47390) - ChipScope IBERT - 7系列GTH IBERT核心比特流使用通用比特流名称
(Xilinx答复47681) - ChipScope IBERT - 针对SP623,ML623和所有72X板的SuperClock-2 BCS描述尚不清楚
(Xilinx答复44664) - 针对Virtex-5 LX20T器件时,Virtex-5 GTP - 1 Gb / s线速不起作用
(Xilinx答复44624) - Virtex-5,GTP / GTX IBERT CORE Generator - PREEMPHASIS的IBERT扫描测试不起作用
(Xilinx答复45381) - ChipScope GTX IBERT,Virtex-5 FXT / TXT - 对DFETAP值执行扫描测试无法正常工作
(Xilinx答复45648) - Virtex-7,Kintex-7 - 在GTX中使用KC705或VC707“板配置设置”IBERT使用不正确的I / O标准用于系统时钟

修订记录:
05/08/2012 - 14.1的初始版本
07/25 ...

(更多...)
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-31 14:39:29 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它