SelectIO Design Assistant:与Xilinx器件接口

描述

本文是SelectIO解决方案中心(Xilinx答复50924)的一部分

它概述了使用SelectIO与其他器件连接时的注意事项。

对于任何两个器件的接口,基本规则是它们应具有相同或兼容的I / O标准。

Xilinx器件具有足够的灵活性,可以直接与大多数器件接口,因为它们具有大量的IOSTANDARD设置。

以下是I / O标准接口的基本清单:

  • 首先,Xilinx器件本身是否支持所需的I / O标准?
    如果是这样,请检查两个数据表,以确保它们真正排列在一起。
  • 在两种情况下,输出逻辑电平是否都符合输入逻辑阈值?
    如果是这种情况,那么您可以继续保持合理的信心。
  • 如果Xilinx不支持I / O标准,是否有一个可用的匹配?如果是这样,则需要仔细检查数据表。
  • 是否需要进行级别翻译?您需要交流耦合并将差分信号偏置到新的共模电压吗?
    如果是这种情况,那么Xilinx强烈建议对所提议方案进行IBIS仿真,以确保其在所需数据速率下具有鲁棒性。

我们遇到的一个常见情况是MIPI-DPHY。

7系列器件没有本机支持,因此可以使用XAPP894

支持MIPI-DPHY作为UltraScale +器件的I / O标准。

有关IOSTANDARD设置和属性的更多信息,请参阅(Xilinx答复47278)


以下是与Xilinx器件接口相关的重要文章列表:

(Xilinx答复11510) 我们可以让差分输入不受驱动吗?
(Xilinx答复40191) 在7系列中连接不同类型的LVDS
(Xilinx答复43428) 在Spartan-6中接收子LVDS
(Xilinx答复66786) 在1.2V UltraScale I / O bank中使用LVDS。
(Xilinx答复63305) LPDDR4的I / O支持
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-31 14:37:16 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它