LogiCORE IP串行RapidIO Gen2 - 调试和数据包分析指南
描述
此答复记录以可下载的PDF格式提供LogiCORE IP Serial RapidIO Gen2 Core的调试和数据包分析指南,以增强其可用性。答案记录是基于Web的内容,在新信息可用时经常更新。访问此答复记录以获取最新版本的PDF。
解
请下载LogiCORE IP串行RapidIO Gen2 - 调试和数据包分析指南(请参阅本解决方案末尾的PDF文件)。
本文档描述了用于调试与LogiCORE IPSerial RapidIO Gen2 Core相关的问题的技术。在调试SRIO问题时,您应该清楚地了解通过设计的不同接口的数据包流。您应该能够识别在这些接口上看到的数据包类型,并通过检查数据包的内容来正确解码它们。本文档提供了在核心中不同接口上跟踪SRIO数据包(控制符号和数据字符)的详细说明。
本文档的主要目的是通过深入了解核心的低级细节来帮助您调试设计。已经基于CORE Generator工具中提供的示例设计的仿真以及核心生成来描述分组和信号分析。但是,使用ChipScope工具在硬件中调试问题时,同样的概念也适用。
附件
相关附件
名称 | 文件大小 | 文件类型 |
---|---|---|
Xilinx_Answer_50166_SRIO_Debugging_Packet_Analysis_Guide_ver1.pdf | 2 MB |