AutoESL - 采用AXI-DMA内核进行数据传输的Zynq SoC设计实例

描述

此答复记录包含Zynq SoC设计示例,其中AXI-DMA内核用于数据传输。

在此答复记录末尾链接的文档和设计文件(AutESL_Zynq_Training_Labs.pdf和autoesl_zynq_training_labs.zip)提供以下练习:

  • 创建一个基本的Zynq SoC系统
  • 在Zynq SoC系统中实例化AutoESL生成的块
  • 调试AutoESL生成的IP和ARM之间的通信
  • 使用AXI4-streaming连接两个AutoESL IP
  • 使用AXI-DMA内核从AutoESL IP向外部存储器传输数据

附件

相关附件

名称文件大小文件类型
Microsoft Word - ZYNQ和AutoESL培训实验室 4 MB PDF
autoesl_zynq_training_labs.zip 45 KB 压缩
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-31 14:22:43 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它