Zynq-7000 SoC,引导IOP - 四路SPI MIO引脚8在引导期间无意中启用

描述

Quad-SPI I / O接口可以选择使用MIO引脚8作为反馈输出时钟,使接口能够以高频率进行时钟控制。
在Quad-SPI引导序列期间,BootROM无意中不必要地使MIO引脚8作为切换输出。

Boot ROM在低于需要反馈输出时钟的频率下运行Quad-SPI。

MIO引脚8通过Quad-SPI时钟切换为高电平和低电平来主动驱动。必须允许反馈输出时钟自由切换。

影响:
次要
解决方法:
电路板设计应考虑MIO引脚8是在Quad-SPI引导序列期间切换的输出并采取适当的措施。
受影响的配置:
使用Quad-SPI启动模式的系统。
受影响的器件版本: 请参阅(Xilinx答复47916) Zynq-7000设计咨询主答复记录
编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-31 13:12:55 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它