LogICORSPI4.2(POSPHY L4)V5.2——UCF必须为LVDS状态通道I/O编辑

描述

一般描述:虽然我在PL4核心GUI中选择了“LVDS状态通道I/O”,但是UCF文件包含LVTTL状态通道I/O.的PIN约束。

解决方案

在PL4 V5.0内核中,核心生成器不自动调整LVDS状态通道I/O的.UCF。如果您选择了LVDS作为状态通道,则必须手动编辑.UF文件(组件TnNeMePPL4Y.Wr.Pr.UCF)。

修改以下状态通道I/O如下:

Sink Core:

-将“RSLCK”改为“RSLKKYP”。

-为RSTATEP P(0)和RSTATEP P(1)添加PIN LOC约束

源核心:

-将“TSCLK”改为“TSLKKYP”。

-为TSTATEP P(0)和TSTATEP P(1)添加PIN LOC约束。

为了支持LVDS I/O,从核心生成器输出的状态通道的默认LVTTL I/O引脚分配可能需要修改,例如,2V3000—FF1152约束文件可以更新如下:

变化:

NET“RSLK”LOC=“J27”;

NET“RSLKKYP”LOC=“K27”;

变化:

NET“TSCLK”LOC=“AF17”;

NET“TSLKKYP”LOC=“AG17”;

注意:对于状态通道I/O布局没有特定的要求;然而,Xilinx建议将状态通道I/O的位置约束为与相应数据I/O.相同的库。

UCF的调整将在SPI 4.2的V6.0版本中自动进行。

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除

提问于 2018-07-30 14:57:07 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它