0

为什么使用Active-HDL Lattice专用版进行仿真时会出现KERNEL: Error等错误?

为什么使用Active-HDL Lattice专用版进行仿真时会出现以下错误?

KERNEL: Error: KERNEL_0166 “/PCM_top_level/DVI_CLK” does not have write access. Use switch +access +w_nets for this region.

Error: Cannot force signal /PCM_top_level/DVI_CLK with formula 0 0 fs, 1 50000000 fs -r 100000000 fs.

编辑 重设标签(回车键确认) 标为违禁 关闭 合并 删除
inner 头像
想向站长提问,微信扫码立刻加入! shawn的FPGA圈.png
1
  答案登陆可见 做站不容易,小伙伴支持一下我们吧!
编辑 标为违禁 删除 链接 更多选项...

回答 2018-02-03 18:53:31 +0800

这个帖子被标记为一个社区wiki

这个帖子是一个wiki(维基). 任何一个积分 >500的人都可以完善它

登录/注册后进行回答